抂芁

蚭蚈リ゜ヌス

蚭蚈統合ファむル

  • Schematic
  • Bill of Materials
  • Gerber Files
  • Allegro
  • Assembly Drawing
蚭蚈ファむルのダりンロヌド 2477 kB

機胜ず利点

  • 高 IF サンプリング・レシヌバ
  • 127MHz バンドパス・フィル
  • SNR = 71.7dBFS, SFDR = 92dBc

補品カテゎリ

マヌケット & テクノロゞヌ

䜿甚されおいる補品

回路機胜ずその特長

図1に瀺す回路は、超䜎ノむズ差動アンプ・ドラむバADL5565ず14ビット、250MSPS A/DコンバヌタADCAD9642をベヌスにした狭垯域バンドパス・レシヌバ・フロント゚ンドです。

3次バタヌワヌス・アンチ゚むリアシングフィルタは、アンプずADCの性胜ずむンタヌフェヌスの芁件に基づいお最適化されおいたす。フィルタ回路やその他の芁玠による総合挿入損倱はわずか5.8dBです。

通過垯域の平坊床が3dBの回路党䜓の垯域幅は18MHzです。127MHzのアナログ入力で枬定した信号察ノむズ比SNRずスプリアスフリヌ・ダむナミック・レンゞSFDRは、それぞれ71.7dBFSず92dBcです。サンプリング呚波数が205MSPSなので、第2ナむキスト・ゟヌンのIF入力信号の䜍眮は102.5MHzず205MHzの間になりたす。

回路説明

この回路はシングル゚ンド入力を受け入れ、広垯域3GHz1:2トランスMini-Circuits TC2-1Tを䜿っお差動入力に倉換したす。6GHzの差動アンプADL5565の差動入力むンピヌダンスは、6dBのゲむンで動䜜するずきに200Ω、12dBのゲむンで動䜜するずきに100Ωず異なる倀を持ちたす。15.5dBのゲむンも遞択できたす。ADL5565はAD9642に最適なドラむバであり、バンドパス・フィルタを経由しおADCぞ入力するたで完党差動構成になっおいるため、優れた高呚波数同盞ノむズ陀去性胜を提䟛するずずもに、2次歪み成分を最小限に抑えたす。ADL5565のゲむンは入力接続に応じお6dBたたは12dBになりたす。この回路では、フィルタ回路ずトランスの挿入損倱玄5.8dBを補償するために12dBのゲむンを䜿っお、党䜓の信号ゲむンを5.5dBにしたした。

図1. 14ビット、250MSPS広垯域レシヌバ・フロント゚ンド簡略回路図党おの接続およびデカップリングは瀺されおいたせん 入力呚波数127MHzでのゲむン、損倱、信号レベルの枬定倀

 

1.5dBmの入力信号で、ADC入力に1.75V p-pのフルスケヌル差動信号が生成されたす。

アンチ゚むリアシングフィルタは、暙準フィルタ蚭蚈プログラムを䜿っお蚭蚈した3次バタヌワヌス・フィルタです。バタヌワヌス・フィルタを遞択した理由は通過垯域が平坊なためです。3次フィルタのACノむズ垯域幅比は1.05で、Nuhertz Technologies Filter Freeやquite universal circuit simulator (Qucs) free simulationのようないく぀かの無償のフィルタ・プログラムで蚭蚈するこずができたす。

最高の性胜を埗るには、ADL5565に200Ωの差動負荷をかけたす。15Ωの盎列抵抗はフィルタ容量をアンプ出力から隔離し、埌段のむンピヌダンスず䞊列の100Ω抵抗は、30Ωの盎列抵抗に接続されるこずで217Ωの負荷むンピヌダンスになりたす。

ADC入力ず盎列の5Ω抵抗は内郚スむッチング・トランゞェントをフィルタずアンプから隔離したす。

2.85kΩの入力むンピヌダンスは、AD9642のホヌムペヌゞでダりンロヌド可胜なスプレッドシヌトを䜿っお決定したものです。察象ずなるIF呚波数の䞭心でパラレル・トラック・モヌド倀を䜿甚するだけです。このスプレッドシヌトには実数ず虚数の䞡方の倀が瀺されおいたす。

3次バタヌワヌス・フィルタは、200Ωの信号源むンピヌダンス差動、200Ωの負荷むンピヌダンス差動、127MHzの䞭心呚波数、および20MHzの3dB垯域幅を䜿っお蚭蚈したした。暙準フィルタ蚭蚈プログラムで蚈算した倀が図1に瀺されおいたす。必芁な盎列むンダクタンスの倀が倧きいため、1.59ÎŒHのむンダクタを620nHたで小さくし、0.987pFのコンデンサをそれに応じお2.53pFたで倧きくするこずで、より珟実的な郚品の倀を䜿っお同じ127MHzの共振呚波数を維持しおいたす。

図2. ZS = 200 Ω、ZL = 200 Ω、FC = 127 MHz、BW = 20 MHzを甚いた3次差動バタヌワヌス・フィルタの蚭蚈の出発点

 

ADCの2.5pFの内郚容量が2番目のシャント・コンデンサの倀から差し匕かれ、この倀は37.3pFになっおいたす。回路では、電荷キックバックを䜎枛/吞収するため、このコンデンサをADCの近くに配眮しおいたす。

実際の回路の寄生芁玠に察しお調敎した埌の最終的なフィルタの受動郚品ずしお遞択した倀が、図1に瀺されおいたす。

システムの実枬性胜を衚1にたずめおありたす。ここでは、127MHzを䞭心ずした3dB垯域幅は18MHzです。回路の総合挿入損倱は玄5.8dBです。呚波数応答を図3に、SNRずSFDRの性胜を図4に、それぞれ瀺したす。

衚1. 回路の実枬性胜
 Performance Specifications at -1 dBFS (FS = 1.75 V p-p), Sample Rate = 205 MSPS Final Results 
 Center Frequency  127 MHz
 Pass-Band Flatness (118 MHz to 136 MHz)  3 dB
 SNRFS at 127 MHz  71.7 dBFS
 SFDR at 127 MHz  92 dBc
 H2/H3 at 127 MHz  93 dBc/92 dBc
 Overall-Gain at 127 MHz  5.5 dB
 Input Drive at 127 MHz 0.5 dBm (-1 dBFS) 

図3. 通過垯域平坊性胜の呚波数特性

 

図4. SNR/SFDR性胜の呚波数特性、サンプル・レヌト = 205 MSPS

 

図5. バンドパス・フィルタを備えた䞀般的な差動アンプずADCのむンタヌフェヌス

 


フィルタずむンタヌフェヌスの蚭蚈手順

このセクションでは、バンドパス・フィルタを備えたアンプずADCのむンタヌフェヌスの䞀般的な蚭蚈手順に぀いお説明したす。最適な性胜垯域幅、SNR、およびSFDRを実珟するために、アンプずADCを䜿った䞀般的な回路はある皋床の蚭蚈䞊の制玄を受けたす。

  1. 最適な性胜を埗るには、アンプに接続されるDC負荷にデヌタシヌトで掚奚されおいる適正な倀を蚭定する必芁がありたす。
  2. アンプずその負荷フィルタの間に適正な倧きさの盎列抵抗を接続する必芁がありたす。この抵抗は通過垯域での望たしくないピヌキングを防ぐためのものです。
  3. ADCぞの入力は倖付け䞊列抵抗によっお䜎枛するこずが必芁で、ADCをフィルタから隔離するために適正な盎列抵抗を接続する必芁がありたす。この盎列抵抗はピヌキングの䜎枛も行いたす。

図5に瀺す䞀般的な回路はほずんどの高速差動アンプずADCのむンタヌフェヌスに適合し、バンドパス・フィルタの基本ずしお䜿甚されおいたす。この蚭蚈方法は、ほずんどの高速ADC の入力むンピヌダンスが盞察的に高いこずず駆動源アンプのむンピヌダンスが盞察的に䜎いこずを利甚しお、フィルタの挿入損倱を最小限に抑える傟向がありたす。

基本的な蚭蚈プロセスを以䞋に瀺したす。

  1. RTADCずRADCの䞊列接続の倀が200Ω400Ωになるように、倖付けADC終端抵抗RTADCを蚭定したす。
  2. 経隓倀たたはADCのデヌタシヌトの掚奚倀を基にRKBを遞択したす暙準的には5Ω36Ω。
  3. . 次匏を䜿っおフィルタの負荷むンピヌダンスを蚈算したす。
  4. ZAAFL = 2RTADC || (RADC + 2RKB)
  5. アンプの倖付け盎列抵抗RAを遞択したす。アンプの差動出力むンピヌダンスが100Ω200Ωの堎合はRAを10Ωより小さくし、アンプの出力むンピヌダンスが12Ω以䞋の堎合はRAを5Ω36Ωにしたす。
  6. アンプから芋た総合負荷ZALが個別の差動アンプに適合するように次匏を䜿っおZAAFLを遞択したす。
  7. ZAL = 2RA + ZAAFL
  8. 次匏でフィルタの゜ヌス抵抗を蚈算したす。
  9. ZAAFS = ZO + 2RA
  10. フィルタ蚭蚈プログラムたたは衚を利甚し、信号源むンピヌダンスZAAFS、負荷むンピヌダンスZAAFL、フィルタ・タむプ、垯域幅、次数を䜿っおフィルタを蚭蚈したす。呚波数垯域が平坊になるように、アプリケヌションの通過垯域が必芁ずする垯域幅より玄10%高い垯域幅を䜿甚したす。

これらの予備の蚈算をしたら、回路の次の項目に関しお速やかにレビュヌを行う必芁がありたす。

  1. CAAF3の倀がCADCより数倍倧きくなるように、CAAF3の倀を10pF以䞊にする必芁がありたす。これにより、CADCの倉動に察するフィルタの感床が最小限に抑えられたす。
  2. フィルタが倧郚分のフィルタ衚、フィルタ蚭蚈プログラムの制限内に入るように、ZAAFSに察するZAAFLの比が玄7を超えないようにする必芁がありたす。
  3. 寄生容量ず郚品のばら぀きに察する感床を最小限に抑えるため、CAAF1の倀を5pF以䞊にする必芁がありたす。
  4. むンダクタLAAFは少なくおも数nHの適切な倀にする必芁がありたす。
  5. CAFF2ずLAAF1も適切な倀にする必芁がありたす。回路シミュレヌタにより、これらの倀が小さくなりすぎるか倧きくなりすぎる堎合がありたす。これらの倀をより適切なものずするには、同じ共振呚波数を維持するより奜たしい暙準倀郚品を䜿っおこれらの倀の比率を調敎するだけです。

フィルタ蚭蚈プログラムが耇数のナニヌクな゜リュヌション埗に高次フィルタの堎合を提䟛する堎合がありたす。垞に最も適切な郚品倀の組合せを採甚する゜リュヌションを遞択する必芁がありたす。たた、シャント・コンデンサずADCの入力容量を組み合わせられるように、シャント・コンデンサが最終段ずなる回路構成を遞択したす。が必芁で、ADCをフィルタから隔離するために適正な盎列抵抗を接続する必芁がありたす。この盎列抵抗はピヌキングの䜎枛も行いたす。


回路の最適化技術ずトレヌドオフ

このむンタヌフェヌス回路のパラメヌタは盞互に倧きく䟝存しおいるため、䞻な仕様垯域幅、垯域幅の平坊床、SNR、SFDR、ゲむンなど党おに察しお回路を最適化するこずはほずんど䞍可胜です。ただし、応答垯域幅でしばしば生じるピヌキングはRAずRKBを倉曎するこずにより最小限に抑えるこずができたす。

RAの倀はSNR性胜にも圱響を及がしたす。RAの倀を倧きくするず垯域幅のピヌキングが小さくなりたすが、ADCをフルスケヌルで駆動するためにより倧きな信号レベルが必芁ずなるので、SNRはわずかに向䞊する傟向になりたす。

ADC入力のRKB盎列抵抗は、ADCの内郚サンプリング・コンデンサからの残留チャヌゞ・むンゞェクションによっお生じる歪みを最小限に抑えるように遞択する必芁がありたす。この抵抗を倧きくしおも垯域幅のピヌキングは小さくなる傟向がありたす。

ただし、RKBを倧きくするず信号枛衰が倧きくなるので、アンプはADCの入力範囲を満たすためにより倧きな信号を駆動しなければなりたせん。

䞭心呚波数を最適化するため、通過垯域特性ず盎列コンデンサCAAF2をわずかに倉えるこずができたす。

通垞、ADCの入力終端抵抗RTADCは、ADCの正味入力むンピヌダンスが倚くのアンプに固有の負荷の暙準倀である200Ω400Ωになるように遞択する必芁がありたす。倧きすぎるか小さすぎる倀を䜿甚するず、アンプの盎線性に悪圱響を䞎える可胜性がありたす。

これらのトレヌドオフのバランスをずるこずは倚少難しい面がありたす。この回路蚭蚈では、各パラメヌタを同じ重み付けにしたため、遞択された倀は党おの回路特性に察する代衚的なむンタヌフェヌス性胜を実珟したす。蚭蚈によっおは、システム芁件に応じお、SFDR、SNR、たたは入力駆動レベルを最適化するために異なる倀を遞択するこずができたす。

この回路のSFDR性胜は図1に瀺されおいるように、アンプのむンタヌフェヌス郚品の倀ずADCのむンタヌフェヌス郚品の倀の2぀の芁玠で決たりたす。

この回路の信号が、アンプずその終端抵抗、ADC入力の間の同盞電圧を遮断するために0.1ÎŒFコンデンサでAC結合されおいる点に泚目しおください。同盞電圧に関する詳现に぀いおはAD9642のデヌタシヌトを参照しおください。


受動郚品ずPCボヌドの寄生容量に関する怜蚎事項

このような高速回路の性胜は適切なプリント回路ボヌドPCBのレむアりトに倧きく䟝存したす。これには電源バむパス、管理されたむンピヌダンス・ラむン必芁な堎合、郚品配眮、信号配線、電源プレヌン、グラりンドプレヌンなどが含たれたすが、これらに限定されたせん。高速のADCやアンプのPCBレむアりトに関する詳现に぀いおは、チュヌトリアルMT-031ずMT-101を参照しおください。この他、CN-0227ずCN-0238も参照しおください。

フィルタの受動郚品には、寄生芁玠が小さい衚面実装コンデンサ、むンダクタ、および抵抗を䜿甚したす。むンダクタはCoilcraftの0603CSシリヌズから遞択したした。フィルタの衚面実装コンデンサは安定性ず粟床を考慮しお、5%、C0G、0402タむプを䜿甚したした。

システムの詳现な文曞に぀いおはCN-0279蚭蚈サポヌト・パッケヌゞを参照しおください。

バリ゚ヌション回路

AD9643はAD9642のデュアル・バヌゞョンです。

より䜎い消費電力、より狭い垯域幅のアプリケヌションには、ADA4950-1たたはADL5561/ADL5562を䜿甚するこずもできたす。これらのデバむスは前に瀺したシングル・バヌゞョンのデバむスずピン互換です。

回路の評䟡ずテスト

この回路は、修正したAD9642-250EBZ回路ボヌドずFPGAをベヌスにしたHSC-ADC-EVALCZ デヌタ・キャプチャ・ボヌドを䜿甚したす。2぀のボヌドには接続甚高速コネクタが備わっおいるので、回路のセットアップず性胜評䟡を短時間で行うこずができたす。修正したAD9642-250EBZボヌドには、この回路ノヌトに蚘述されおいるように評䟡枈み回路が含たれおいたす。ADCを適切に制埡しおデヌタをキャプチャするために、HSC-ADC-EVALCZデヌタ・キャプチャ・ボヌドをVisualAnalog®評䟡甚゜フトりェアならびにSPIコントロヌラ・゜フトりェアずずもに䜿甚したす。AD9642-250EBZボヌドの回路図、郚品衚、レむアりトに぀いおはナヌザヌ・ガむドUG-386英語版を参照しおください。CN-0279蚭蚈サポヌト・パッケヌゞの䞭のreadme.txtファむルに暙準AD9642-250EBZボヌドの修正点が蚘述されおいたす。アプリケヌションノヌトAN-835には、この回路ノヌトに蚘述されおいるテストを実行するためのハヌドりェアず゜フトりェアのセットアップ方法が蚘茉されおいたす。

4