ADRF6655

製造中止

ブロードバンド・アップ/ダウン変換用ミキサー、フラクショナルN・PLLおよびVCO内蔵

製品モデル
1
1Ku当たりの価格
価格は未定
利用上の注意

アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。


本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。

なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.G)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。

Viewing:

製品の詳細

  • フラクショナルNのPLLを内蔵した、ブロードバンド用アクティブ・ミキサー
  • RF入力周波数範囲:100 MHz~2,500 MHz
  • 内蔵LO周波数範囲:1,050 MHz~2,300 MHz
  • 柔軟なIF出力インターフェース
  • 入力P1dB:12 dBm
  • 入力IP3:29 dBm
  • ノイズ指数(SSB):12 dB
  • 電圧変換ゲイン:6 dB
  • 200Ωの出力インピーダンスにマッチング
  • PLLプログラム用SPIシリアル・インターフェース内蔵
  • 40ピン6 mm × 6 mmのLFCSPパッケージを採用
ADRF6655
ブロードバンド・アップ/ダウン変換用ミキサー、フラクショナルN・PLLおよびVCO内蔵
ADRF6655 Functional Block Diagram ADRF6655 Pin Configuration
myAnalogに追加

myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

新規プロジェクトを作成
質問する
サポート

アナログ・デバイセズのサポート・ページはアナログ・デバイセズへのあらゆるご質問にお答えするワンストップ・ポータルです。


ドキュメント

さらに詳しく
myAnalogに追加

Add media to the Resources section of myAnalog, to an existing project or to a new project.

新規プロジェクトを作成

ソフトウェア・リソース

評価用ソフトウェア 1


ハードウェア・エコシステム

製品モデル 製品ライフサイクル 詳細
Linear Regulators 1
ADP7104 新規設計に推奨

リニア・レギュレータ(LDO)、20 V、500 mA、CMOS、低ノイズ

Modal heading
myAnalogに追加

myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

新規プロジェクトを作成

ツールおよびシミュレーション

ADIsimRF

アナログ・デバイセズのADIsimRF設計ツールは、カスケード・ゲインやノイズ指数、IP3、P1dB、総合消費電力などRFシグナル・チェーン内の最も重要なパラメータの計算を行います。

ツールを開く

ADIsimPLL™

アナログ・デバイセズの新しい高性能PLL製品を迅速かつ確実に評価できるツールです。現在利用できるツールの中で、最も総合的なPLLシンセサイザーの設計/シミュレーション・ツールです。実施されるシミュレーションには、主要な非線形効果が含まれており、これはPLLの性能に大きく影響を及ぼします。ADIsimPLLによって、設計プロセスの繰り返し作業が1つ以上排除されるため、設計から製品の市場投入までの期間が大幅に短縮することができます。

ツールを開く

評価用キット

EVAL-ADRF6655

ADRF6655 Evaluation Board

製品詳細

ADRF6655-EVALZ is a fully populated, 4-layer, FR4-based evaluation board. It requires 5 V/310 mA power supply for normal operation. The power supply should be connected to the clip leads, labeled  VCC and GND. Another 3.2 V supply rail may be needed for IP3SET clip lead, which adjusts mixer core bias current. 3P3V_LDO and 2P5V_LDO clip leads each provide 3.3 V and 2.5 V LDO. All signal ports are populated with edge-mounted SMA connectors. RF port is the mixer RF input port configured for single-ended signaling. LO port provides the options to either output the LO signal generated by internal PLL or drive the mixer via an external LO source (see ADRF6655 data sheet for more information). OUT port is the mixer IF output port for single-ended signaling evaluation. IFP and IFN ports are the mixer IF output ports for differential interfacing evaluation. REFIN is the PLL reference input port. RFOUT port may be used to sense the device mux output. VTUNE port is avaiable for VCO control voltage if desired. The evaluation board is configued for operatioin as a broadband down-converter and features necessary footprints and prototype area for other various configurations, including up-conversion examples shown in the ADRF6655 data sheet. The evaluation board can be programmed through the USB port of a PC running Windows XP or Vista with Microsoft .NET Framework 3.5 installed. The required control software can be downloaded from www.analog.com.

EVAL-ADRF6655
ADRF6655 Evaluation Board

最新のディスカッション

ADRF6655に関するディスカッションはまだありません。意見を投稿しますか?

EngineerZoneでディスカッションを始める

最近表示した製品