ADF4196
新規設計に推奨PLL周波数シンセサイザ、6GHz、低位相ノイズ、高速セトリング
- 製品モデル
- 2
- 1Ku当たりの価格
- 最低価格:$12.01
製品の詳細
- 高速セトリング、フラクショナル-NのPLLアーキテクチャ
- シングルPLLで、従来のピンポン方式シンセサイザの置換
- GSMバンドでの周波数ホッピング時間:5μs以内(位相セトリング:20μs以内)
- 4GHzのRF出力での位相誤差:1°rms
- デジタル的にプログラマブルな出力位相
- RF入力範囲:最大6GHz
- 3線式シリアル・インターフェース
- 低ノイズ差動アンプを内蔵
- 位相ノイズ指数:
-216dBc/Hz
周波数シンセサイザADF4196は、ワイヤレス受信及び送信でのアップ・コンバージョンやダウン・コンバージョン部で使われる局部発振器(LO)として使うことが出来ます。この製品のアーキテクチャは、ベース・ステーションで要求されるGSM / EDGEのロック時間にミートするように特別に設計されており、高速セトリング機能を備えているため、ADF4196はパルス方式のドップラ・レーダ・アプリケーションに最適となっています。
ADF4196は、低ノイズのデジタル位相周波数ディテクタ(PFD)と高精度な差動チャージ・ポンプで構成されています。差動アンプは、差動のチャージ・ポンプ出力を、外付けの電圧制御発振器(VCO)用として、シングルエンド電圧に変換します。N分割で動作し、シグマ・デルタ(ΣΔ)ベースのフラクショナル・インターポーレータを採用しているため、フラクショナル・N分割のモジュールをプログラムすることが出来ます。更に、4ビットのリファレンス・カウンタ(Rカウンタ)と内蔵のダブラーで、PFD入力のリファレンス信号(REFIN)周波数を選択することができます。
このシンセサイザを、外部のループ・フィルタとVCOとともに使用することで、完全なPLLを実現することができます。スイッチング・アーキテクチャによって、GSMでの時間スロット制限期間以内でのPLLのセトリングを可能にし、2つ目のPLLを使う必要性がなく、スイッチによるアイソレーションも実現します。これによって、コスト、複雑さ、PCB面積、シールディングおよび、従来のピンポン方式のGSM用PLLアーキテクチャで必要とされた、性能評価を削減します。
アプリケーション
- GSM、EDGE用ベース・ステーション
- PHS ベース・ステーション
- パルス方式ドプラー・レーダ
- 計測機器およびテスト用装置
- ビーム・フォーミング / フェーズド・アレイ・システム
ドキュメント
データシート 1
ユーザ・ガイド 2
アプリケーション・ノート 1
評価用設計ファイル 1
製品選択ガイド 1
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
ADF4196BCPZ | 32-Lead LFCSP (5mm x 5mm w/ EP) | ||
ADF4196BCPZ-RL7 | 32-Lead LFCSP (5mm x 5mm w/ EP) |
製品モデル | 製品ライフサイクル | PCN |
---|---|---|
該当なし | ||
7 5, 2022 - 21_0271 Qualification of an Alternate Adhesive Material and Molding Compound for Select LFCSP Packages |
||
ADF4196BCPZ | 製造中 | |
ADF4196BCPZ-RL7 | 製造中 | |
12 9, 2014 - 14_0047 Conversion of 5x5mm body Size LFCSP Package Outlines from Punch to Sawn and Transfer of Assembly Site to Amkor Philippines. |
||
ADF4196BCPZ | 製造中 | |
ADF4196BCPZ-RL7 | 製造中 | |
4 2, 2013 - 12_0063 Conversion of Select Sizes of LFCSP Package Outlines from Punch to Sawn and Transfer of Assembly Site to ASE-Korea. |
||
ADF4196BCPZ | 製造中 | |
ADF4196BCPZ-RL7 | 製造中 |
これは最新改訂バージョンのデータシートです。
ハードウェア・エコシステム
製品モデル | 製品ライフサイクル | 詳細 |
---|---|---|
ADL5802 | 新規設計に推奨 | アクティブ・ミキサー、100MHz~6GHz、デュアル、高IP3 |
I/Q変調器/復調器 2 | ||
ADL5375 | 製造中 | ブロードバンド直交変調器、400MHz~6GHz |
ADL5380 | 新規設計に推奨 | 直交復調器、400~6000MHz |
Linear Regulators 3 | ||
ADP150 | 製造中 | リニア・レギュレータ、150mA、超低ノイズ、CMOS |
ADP3334 | 新規設計には非推奨 | レギュレータ、可変低ドロップアウト、高精度、低静止電流、500mA、anyCAP® |
ADP151 | 製造中 | 超低ノイズ、200mA、CMOSリニア電圧レギュレータ |
RF ミキサー 1 | ||
ADL5801 | 新規設計に推奨 | アクティブ・ミキサー、10MHz~6GHz、高IP3 |
オペアンプ(OPアンプ) 1 | ||
OP184 | 製造中 | オペアンプ、単電源、レールtoレール入出力 |
ステップアップ(昇圧)レギュレータ 1 | ||
ADP1613 | 製造中 | DC-DCスイッチング・コンバータ、ステップアップ、650kHz/1.3MHz |
分周器、逓倍器、検出器 1 | ||
ADF5001 | 製造中 | 周波数プリスケーラ、4分周、4GHz~18GHz |
ツールおよびシミュレーション
ADIsimRF
アナログ・デバイセズのADIsimRF設計ツールは、カスケード・ゲインやノイズ指数、IP3、P1dB、総合消費電力などRFシグナル・チェーン内の最も重要なパラメータの計算を行います。
ツールを開くADIsimPLL™
アナログ・デバイセズの新しい高性能PLL製品を迅速かつ確実に評価できるツールです。現在利用できるツールの中で、最も総合的なPLLシンセサイザーの設計/シミュレーション・ツールです。実施されるシミュレーションには、主要な非線形効果が含まれており、これはPLLの性能に大きく影響を及ぼします。ADIsimPLLによって、設計プロセスの繰り返し作業が1つ以上排除されるため、設計から製品の市場投入までの期間が大幅に短縮することができます。
ツールを開く評価用キット
最新のディスカッション
ADF4196に関するディスカッションはまだありません。意見を投稿しますか?
EngineerZoneでディスカッションを始める