ADF4193
製造中PLL周波数シンセサイザ、低位相ノイズ、高速セトリング
- 製品モデル
- 4
- 1Ku当たりの価格
- 最低価格:$6.00
製品の詳細
- 新しい高速セトリング、フラクショナルN型PLLアーキテクチャ
- 1個のPLLでピンポン式シンセサイザに置換え可能
- GSM帯域全体にわたり周波数ホッピングは5μs、位相セトリングは20μs
- 2GHz RF出力時で0.5°rmsの位相誤差
- デジタル・プログラマブルな出力位相
- 最大3.5GHzのRF入力範囲
- オンチップの低ノイズ差動アンプ
- 位相ノイズ指数:-216dBc/Hz
- ADI SimPLLTMを使用してループ・フィルタの設計が可能
- 3線シリアル・インターフェース
- 車載アプリケーション向けに認定
周波数シンセサイザADF4193は、ワイヤレス・レシーバおよびワイヤレス・トランスミッタのアップコンバージョン部とダウンコンバージョン部のLO(局部発振器)を実現するために利用できます。このアーキテクチャは、特に基地局のGSM / EDGEロック時間に対する条件を満たすように設計されています。ADF4193は、低ノイズのデジタルPFD(位相周波数検出器)、高精度の差動チャージ・ポンプで構成されています。また、差動チャージ・ポンプ出力を外部VCO(電圧制御発振器)で使用できるように、シングルエンド電圧に変換する差動アンプ(Diff AMP)も備えています。
ΣΔベースのフラクショナル・インタポレータとN分周器を組み合わせて使用すれば、プログラマブルなモジュラス・フラクショナルN分周を実行できます。さらに、4ビットのリファレンス(R)カウンタとオンチップの周波数2倍器により、PFD入力におけるリファレンス信号(REFIN)の周波数を選択できます。シンセサイザを外付けのループ・フィルタおよびVCOと組み合わせて使用すれば、完全なPLL(位相ロック・ループ)を実現できます。ADF4913のスイッチング・アーキテクチャにより、PLLがGSMタイムスロット保護期間内に確実にセトリングするので、別のPLLや関連のアイソレーション・スイッチは不要です。このため、従来のピンポン方式GSM PLLアーキテクチャに要求されるコスト、複雑さ、PCB面積、シールド、特性評価などを節減できます。
アプリケーション
- GSM / EDGEベース・ステーション
- PHSベース・ステーション
- 計測機器、テスト装置
ドキュメント
データシート 2
ユーザ・ガイド 2
アプリケーション・ノート 2
製品ハイライト 1
よく聞かれる質問 1
製品選択ガイド 1
製品ハイライト 1
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
ADF4193BCPZ | 32-Lead LFCSP (5mm x 5mm w/ EP) | ||
ADF4193BCPZ-RL | 32-Lead LFCSP (5mm x 5mm w/ EP) | ||
ADF4193BCPZ-RL7 | 32-Lead LFCSP (5mm x 5mm w/ EP) | ||
ADF4193WCCPZ-RL7 | 32-Lead LFCSP (5mm x 5mm w/ EP) |
製品モデル | 製品ライフサイクル | PCN |
---|---|---|
該当なし | ||
7 5, 2022 - 21_0271 Qualification of an Alternate Adhesive Material and Molding Compound for Select LFCSP Packages |
||
ADF4193BCPZ | 製造中 | |
ADF4193BCPZ-RL | 製造中 | |
ADF4193BCPZ-RL7 | 製造中 | |
10 18, 2016 - 16_0036 Assembly Relocation to Stats ChipPAC Jiangyin and Test Transfer to Stats ChipPAC Singapore of Select LFCSP Products |
||
ADF4193BCPZ | 製造中 | |
ADF4193BCPZ-RL | 製造中 | |
ADF4193BCPZ-RL7 | 製造中 | |
8 6, 2014 - 13_0230 Assembly and Test Transfer of Select 3.5x3.5, 4x3, 4x4, and 5x5mm LFCSP Products to STATS ChipPAC China |
||
ADF4193BCPZ | 製造中 | |
ADF4193BCPZ-RL | 製造中 | |
ADF4193BCPZ-RL7 | 製造中 | |
3 7, 2012 - 10_0241 Conversion of LFCSP package outline from Punch to Sawn of package sizes 4x4, 5x5, 6x6 and 7x7mm and a transfer of assembly site. |
||
ADF4193BCPZ | 製造中 | |
ADF4193BCPZ-RL | 製造中 | |
ADF4193BCPZ-RL7 | 製造中 | |
5 4, 2016 - 14_0178 Conversion of 3x3mm, 4x4mm and 5x5mm LFCSP Package Outlines from Punch to Sawn and Transfer of Assembly Site to Amkor Philippines |
||
ADF4193WCCPZ-RL7 | 製造中 |
これは最新改訂バージョンのデータシートです。
ハードウェア・エコシステム
製品モデル | 製品ライフサイクル | 詳細 |
---|---|---|
ADL5802 | 新規設計に推奨 | アクティブ・ミキサー、100MHz~6GHz、デュアル、高IP3 |
I/Q変調器/復調器 2 | ||
ADL5375 | 製造中 | ブロードバンド直交変調器、400MHz~6GHz |
ADL5380 | 新規設計に推奨 | 直交復調器、400~6000MHz |
Linear Regulators 3 | ||
ADP150 | 製造中 | リニア・レギュレータ、150mA、超低ノイズ、CMOS |
ADP3334 | 新規設計には非推奨 | レギュレータ、可変低ドロップアウト、高精度、低静止電流、500mA、anyCAP® |
ADP151 | 製造中 | 超低ノイズ、200mA、CMOSリニア電圧レギュレータ |
RF ミキサー 1 | ||
ADL5801 | 新規設計に推奨 | アクティブ・ミキサー、10MHz~6GHz、高IP3 |
オペアンプ(OPアンプ) 1 | ||
OP184 | 製造中 | オペアンプ、単電源、レールtoレール入出力 |
ステップアップ(昇圧)レギュレータ 1 | ||
ADP1613 | 製造中 | DC-DCスイッチング・コンバータ、ステップアップ、650kHz/1.3MHz |
分周器、逓倍器、検出器 1 | ||
ADF5001 | 製造中 | 周波数プリスケーラ、4分周、4GHz~18GHz |
ツールおよびシミュレーション
ADIsimRF
アナログ・デバイセズのADIsimRF設計ツールは、カスケード・ゲインやノイズ指数、IP3、P1dB、総合消費電力などRFシグナル・チェーン内の最も重要なパラメータの計算を行います。
ツールを開くADIsimPLL™
アナログ・デバイセズの新しい高性能PLL製品を迅速かつ確実に評価できるツールです。現在利用できるツールの中で、最も総合的なPLLシンセサイザーの設計/シミュレーション・ツールです。実施されるシミュレーションには、主要な非線形効果が含まれており、これはPLLの性能に大きく影響を及ぼします。ADIsimPLLによって、設計プロセスの繰り返し作業が1つ以上排除されるため、設計から製品の市場投入までの期間が大幅に短縮することができます。
ツールを開く評価用キット
最新のディスカッション
ADF4193に関するディスカッションはまだありません。意見を投稿しますか?
EngineerZoneでディスカッションを始める