AD9261

不推荐用于新设计

16位、10 MHz带宽、30 MSPS至160 MSPS、连续时间Σ-Δ型ADC

产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

产品详情

  • SNR:83 dB(85 dBFS,最高10 MHz输入)
  • SFDR:87 dBc(最高10 MHz输入)
  • 噪声系数:15 dB
  • 输入阻抗:1 kΩ
  • 电源:340 mW
  • 1.8 V模拟电源供电
  • 1.8 V至3.3 V输出电源
  • 可选带宽:2.5 MHz/5 MHz/10 MHz
  • 输出数据速率:30 MSPS至160 MSPS
  • 集成抽选滤波器
  • 集成采样速率转换器
  • 片内PLL时钟倍频器
  • 片内基准电压
  • 数据格式:偏移二进制、格雷码或二进制补码
  • 串行控制接口(SPI)
AD9261
16位、10 MHz带宽、30 MSPS至160 MSPS、连续时间Σ-Δ型ADC
AD9261 Functional Block Diagram
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

了解更多
添加至 myAnalog

Add media to the Resources section of myAnalog, to an existing project or to a new project.

创建新项目

软件资源

找不到您所需的软件或驱动?

申请驱动/软件

硬件生态系统

部分模型 产品周期 描述
差分放大器 2
ADA4937-1 推荐新设计使用 超低失真差分ADC驱动器(单通道)
ADA4932-1 推荐新设计使用 低功耗差分ADC驱动器
基准电压源 1
ADR130 量产 精密串联模式亚带隙基准电压源
时钟IC 6
AD9510 推荐新设计使用 1.2 GHz时钟分配IC,PLL内核,分频器,延迟调整,8路输出
AD9511 推荐新设计使用 1.2 GHz时钟分配IC,PLL内核,分频器,延迟调整,5路输出
AD9512 推荐新设计使用 1.2 GHz时钟分配IC、2路1.6 GHz输入、分频器、延迟调整、5路输出
AD9513 推荐新设计使用 800 MHz时钟分配IC,分频器,延迟调整,三路输出
AD9514 推荐新设计使用 1.6 GHz时钟分配IC、分频器、延迟调整、3路输出
AD9515 推荐新设计使用 1.6 GHz时钟分配IC,分频器,延迟调整,两路输出
Modal heading
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

评估套件

EVAL-AD9261
AD9261 评估板

最新评论

需要发起讨论吗? 没有关于 AD9261的相关讨论?是否需要发起讨论?

在EngineerZone®上发起讨论

近期浏览