MAX32552
製造中DeepCoverセキュアArm Cortex-M3フラッシュマイクロコントローラ
セキュアCortex-M3フラッシュマイクロコントローラ、XiP QuadSPIインタフェース内蔵
- 製品モデル
- 9
- 1Ku当たりの価格
- 価格は未定
製品の詳細
- Arm Cortex M3プロセッサコアによってアプリケーションへの容易な集積を実現
- コア動作周波数:108MHz (PLL使用)
- デュアルバンクフラッシュメモリ(キャッシュ内蔵):1MB
- システムSRAM :384KB
- AES自己暗号化NVSRAM:8KB
- セキュリティ機能によってシステムレベルの保護を容易に実現
- パブリック鍵(公開鍵)認証機能を備えたセキュアブートローダ
- AES、DES、およびSHAハードウェアアクセラレータ
- RSA、DSA、およびECDSAに対応したモジュロ演算ハードウェアアクセラレータ(MAA)
- 8ラインセキュアキーパッドコントローラ
- 真のハードウェア乱数発生器内蔵
- 動的フォルト検出を備えたダイシールド
- 独立したランダムな動的パターンを備えた6つの外部タンパーセンサー
- 256ビットのフリップフロップベースのバッテリバックアップAESキーストレージ
- 温度および電圧タンパーモニタ
- リアルタイムクロック
- 内蔵ペリフェラルによって外付け部品数を削減
- 3トラック磁気ストライプヘッドインタフェース
- 2つのISO 7816スマートカードUART、1つはISO7816トランシーバ内蔵(1.8V、3V、および5V)
- トランシーバと専用PLL内蔵のUSB 2.0デバイス
- 3つのSPIポート、2つのUARTポート、および2つのI2Cコントローラ
- 6つのタイマー(4つはPWM機能付き)
- 最大64の汎用I/O端子
- 2チャネル、10ビットADCおよび1チャネル、8ビットDAC
- モノクロLCDコントローラ
- 4チャネルDMAコントローラ
- 1つのSPI Execute in Place (XiP)マスター
- パワーマネージメントによってバッテリ寿命を最適化し
- 動作時消費電力を削減
- 単一電源動作:3.3V *
- バッテリバックアップスイッチ内蔵
- クロックゲート機能
- 低電流バッテリバックアップ動作
DeepCover®エンベデッドセキュリティソリューションは、複数層の高度な物理セキュリティによって機密データを秘匿し、可能な限り最もセキュアなキーストレージを提供します。
DeepCoverセキュアマイクロコントローラ(MAX32552)は、モバイルチップおよびピンパッドなどの次世代のトラステッド機器を構築するための、相互運用性、セキュリティ、およびコスト効率に優れたソリューションを提供します。MAX32552は、Arm® Cortex®-M3プロセッサをベースとして、1MBのエンベデッドフラッシュ、384KBのシステムRAM、8KBのバッテリバックアップされたAES自己暗号化NVSRAMを備えています。このデバイスは、セキュアなコード実行およびデータストレージ用の高性能QSPI®インタフェースに加えて、暗号エンジン、真の乱数発生器、バッテリバックアップRTC、環境/タンパー検出回路、磁気ストライプリーダー、1.8V、3.3V、および5Vカードを直接サポートするためのトランシーバを内蔵したスマートカードコントローラ、および内蔵セキュアキーパッドコントローラを含む、モバイルPOS端末の必須機能の大部分を内蔵しています。また、モノクログラフィックディスプレイへのシームレスなインタフェースを提供し、制御に柔軟性を追加しシステム設計を差別化する広範なペリフェラル、SPI、UART、DMA、ADC、およびDACを内蔵しています。
アプリケーション
- ATMキーボード
- 接触ピンパッド
- EMVカードリーダー
- PCIモバイル支払端末(mPOS)
ドキュメント
データシート 1
信頼性データ 1
Complete documentation is available upon completion of a Non-Disclosure Agreement (NDA). To request an NDA, click here.
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
MAX32552-LBJ+ | 121-CSP_BGA-8X8X1.11 | ||
MAX32552-LBS+ | 121-CSP_BGA-8X8X1.11 | ||
MAX32552-LBS+T | 121-CSP_BGA-8X8X1.11 | ||
MAX32552-LCJ+ | 121-CSP_BGA-8X8X1.11 | ||
MAX32552-LCS+ | 121-CSP_BGA-8X8X1.11 | ||
MAX32552-LCS+T | 121-CSP_BGA-8X8X1.11 | ||
MAX32552-LNJ+ | 121-CSP_BGA-8X8X1.11 | ||
MAX32552-LNS+ | 121-CSP_BGA-8X8X1.11 | ||
MAX32552-LNS+T | 121-CSP_BGA-8X8X1.11 |
製品モデル | 製品ライフサイクル | PCN |
---|---|---|
該当なし | ||
10 3, 2017 - 1738 TEST |
||
MAX32552-LNS+ | 製造中 | |
MAX32552-LNS+T | 製造中 |
これは最新改訂バージョンのデータシートです。
ハードウェア・エコシステム
評価用キット
最新のディスカッション
MAX32552に関するディスカッションはまだありません。意見を投稿しますか?
EngineerZoneでディスカッションを始める