

AN-1368 アプリケーション・ノート

### フェライト・ビーズの特性を知る 著者: Jefferson Eco、Aldrick Limjoco

#### はじめに

高分解能で高性能のコンバータや高周波(RF)システムは、低 ノイズ設計の電源がないと最適性能が得られません。特にミッ クスド・シグナル・コンバータやトランシーバは、電源ノイズ を十分除去することも必要ですが、アナログ領域とデジタル領 域との間の高周波クロストークを減らすことも必要です。

電源の中でも特にノイズの多いのがスイッチング・レギュレー タです。スイッチング・レギュレータの出力には、望ましくな い成分が含まれているので、ノイズに敏感なシステムに害を与 えることがあります。しかし電力変換効率が高いため、バッテ リによる長時間駆動の必要な携帯機器や、熱的制限の存在する システムにはよく使われています。

ミックスド・シグナル IC の場合は、デジタル系とアナログ系と で電源電圧が同じであっても、別々の電源から電力を供給する のが普通です。そうすれば、影響を受けやすいアナログ電源レ ールに高速のデジタル・スイッチング・ノイズが結合せず、コ ンバータの性能を落とさずに済むからです。ただし、システ ム・レベルでは複雑になってコストがかさみます。複数の電源 系どうしでうまく高周波絶縁ができれば、アナログ系とデジタ ル系とで電源を共有できるので、設計が単純になってコストが 減ります。

電源の高周波ノイズを除去してクリーンな電源を共有する効果 的な方法の1つは、フェライト・ビーズを使うことです。フェラ イト・ビーズは、広い周波数範囲にわたって高周波ノイズ・エネ ルギーを除去する受動部品です。所定の周波数範囲で抵抗性を示 し、ノイズ・エネルギーを熱として消費します。フェライト・ビ ーズは電源ラインに直列に接続します。多くの場合、フェライ ト・ビーズのどちらの端子も、接地したコンデンサに接続します。 この構成にするとローパス・フィルタ回路が形成されるので、電 源の高周波ノイズがさらに減ります。 図1は、アナログ系とデジタル系とで電源を分けるために、ミ ックスド・シグナル IC によく使われるフィルタ回路の例です。 この回路構成は、どの配電ネットワークにも適しています。た だし、その有効性と限界を理解することは、例えば高性能コン バータにとって害をなすおそれのある特性を避けるのに役立ち ます。

このアプリケーション・ノートでは、フェライト・ビーズの応 答特性、フェライト・ビーズの簡略モデル、シミュレーション、 DC 電流の問題、LC 共振作用、ダンピング方法など、電源シス テムにフェライト・ビーズを使用するときにシステム設計者が 知っておく必要のある重要事項を説明します。これらの理解に より、システム設計の短期化と効率化が図れます。

出力フィルタとしてのフェライト・ビーズの効果を実証するために使ったアナログ・デバイセズの製品は、1.25 A、1.2 MHz の同期整流式降圧スイッチング・レギュレータ(ADP2120)と、独立した正負の出力を備えた2 A/1.2 Aの DC-DC スイッチング・レギュレータ(ADP5071)です。



図 1. ミックスド・シグナル IC 用のフィルタ回路例

アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいは利用によって 生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示 的または晴からに許諾するものでもありません。仕様は、予告なく変更される場合があります。本紙記載の商標および登録商標は、それぞれの所有 者の財産です。※日本語版資料は REVISION が古い場合があります。最新の内容については、英語版をご参照ください。

©2015 Analog Devices, Inc. All rights reserved.

Rev. o



## 目次

| はじめに                    | 1  |
|-------------------------|----|
| 改訂履歴                    | 2  |
| フェライト・ビーズの簡略モデルとシミュレーショ | ン3 |
| DC バイアス電流の問題            | 4  |
| LC 共振作用                 | 6  |

| ダンピング方法 | 9  |  |
|---------|----|--|
| まとめ     | 11 |  |
| 参考資料    |    |  |

#### 改訂履歴

8/15—Revision 0: Initial Version

### AN-1368

### フェライト・ビーズの応答特性

フェライト・ビーズは、誘導性、抵抗性、容量性という3つの 応答領域に分類されます。各領域はZRXのプロットで確認でき ます。Zはフェライト・ビーズのインピーダンス、Rは抵抗成 分、Xはリアクタンス成分です。高周波ノイズを減らすために は、フェライト・ビーズが抵抗性の領域にあることが必要です。 特に、電磁干渉(EMI)フィルタリングを行う場合はなおさら です。抵抗性領域にあるときは抵抗と同じように働くので、高 周波ノイズを阻止して熱として消費します。抵抗性領域は、図 2に示すように、フェライト・ビーズのクロスオーバー周波数 (X=R)から、フェライト・ビーズが容量性に変わる周波数ま での領域です。容量性になるのは、容量性リアクタンスの絶対 値がRに等しくなる周波数のところです。



図 2. Tyco Electronics 製 BMB2A1000LN2 の ZRX プロット

クロスオーバー周波数以下の、比較的低い周波数では誘導性を 示し、高い周波数では容量性を示します。容量性領域では、周 波数に対するインピーダンスの減衰曲線の傾きはフェライト・ ビーズの寄生容量によって決まります。

#### フェライト・ビーズの簡略モデルとシミュレーシ ョン

フェライト・ビーズは、図3に示すように、抵抗、インダクタ、 コンデンサから成る簡略回路としてモデル化できます。R<sub>DC</sub>は フェライト・ビーズのDC抵抗成分です。CPAR、LBEAD、RACは それぞれ、フェライト・ビーズの寄生容量、インダクタンス成 分、AC抵抗成分(ACコア損失)です。



図 3. 簡略回路モデル

図3に示す簡略回路モデルを使えば、場合によってはフェライト・ビーズのインピーダンス特性をGHzに達しない範囲で近似することができます。

例としてTyco Electronics 製の積層フェライト・ビーズ BMB2A1000LN2 を使います。インピーダンス・アナライザで測 定した、DC バイアス電流がゼロのときの BMB2A1000LN2 の ZRX 応答特性を図 4 に示します。使用した回路シミュレータは、 アナログ回路とミックスド・シグナル回路の設計と開発に最適化 したシミュレーション・ツール ADIsimPE です。ADIsimPE には SIMetrix/SIMPLIS が統合されています。



図 4. BMB2A1000LN2 の ZRX プロット

上の ZRX のプロット(実測値)でビーズがほぼ誘導性を示す領域(Z ≈ X<sub>L</sub>)のインダクタンス(L<sub>BEAD</sub>)は、次式で計算されます。

$$L_{BEAD} = \frac{X_L}{2 \times \pi \times f} \tag{1}$$

ここで

fは、ビーズが誘導性を示す領域内のある周波数です。この例ではf=30.7 MHzです。

 $X_L$ は、30.7 MHz のときのリアクタンス 233 Ω です。

式1に代入すると、インダクタンス(LBEAD)は1.208 µH と計 算されます。

上のZRXのプロットで、ほぼ容量性を示す領域(Z $\approx$ |X<sub>C</sub>|)の寄 生容量(C<sub>PAR</sub>)は、次式で計算されます。

$$C_{PAR} = \frac{1}{2 \times \pi \times f \times |X_C|}$$
(2)

ここで

fは、容量性を示す領域内のある周波数です。この例ではf= 803 MHz です。

/Xc| は、803 MHz のときのリアクタンス 118.1 Ω です。

式 2 に代入すると、寄生容量 (CPAR) は 1.678 pF と計算されます。

DC 抵抗成分 ( $R_{DC}$ ) は、メーカーのデータシートによると 300 mΩ です。AC 抵抗成分 ( $R_{AC}$ ) は、フェライト・ビーズが純粋 な抵抗性を示す周波数でのピーク・インピーダンスです。 $R_{AC}$ は、Z から  $R_{DC}$  を引くと求まります。 $R_{DC}$ は、このピーク・イン ピーダンスに比べて非常に小さいので無視できます。したがっ て、この例の  $R_{AC}$ は 1.082 kΩ です。回路シミュレータ・ツール ADIsimPE を使ってインピーダンスの周波数特性を生成しまし た。DC バイアス電流がゼロのときのインピーダンスの周波数応 答特性の実測値とシミュレーション結果の両方を図5に示します。 回路シミュレーション・モデルを図6に示します。各成分の値 は、計算で求めた値です。この例では、シミュレーションで得 られたインピーダンス曲線と実測値が非常によく一致しています。



図 6. 回路シミュレーション・モデル

フェライト・ビーズのこのモデルは、ノイズ・フィルタ回路の 設計と分析に便利です。例えば、フェライト・ビーズのインダ クタンスが近似できれば、ローパス・フィルタ・ネットワーク でデカップリング・コンデンサと組み合わせたときの共振周波 数(カットオフ周波数)を求めるのに便利です。しかし、この アプリケーション・ノートに示した回路モデルは、DCバイア ス電流がゼロのときの近似です。このモデルは、DCバイアス 電流によって違ってくる可能性があり、場合によってはもっと 複雑なモデルが必要となります。

#### DC バイアス電流の問題

電源回路にふさわしいフェライト・ビーズを選ぶには、フィルタ の帯域幅についてだけでなく、DCバイアス電流によってフェラ イト・ビーズのインピーダンス特性がどう変化するのかについて も慎重に検討する必要があります。ほとんどの場合は100 MHz で のインピーダンスしか規定されていませんし、図2に示すような、 DCバイアス電流がゼロのときの周波数特性しかデータシート には掲載されていません。しかし電源のフィルタリングにフェ ライト・ビーズを使用する場合、そのフェライト・ビーズを通 過する負荷電流は決してゼロではありません。DCバイアス電 流がゼロから増えれば、フェライト・ビーズの特性はすべて著 しく変化します。

DC バイアス電流が増えるとコア材の飽和が始まり、フェライト・ビーズのインダクタンスは著しく減少します。インダクタン スの飽和の程度は、フェライト・ビーズのコア材によって異なります。2 種類のフェライト・ビーズのインダクタンスが DC バイアスによってどう変化するかを図7に示します。定格電流の50% でインダクタンスは最大90%低下しています。



図 1. DC バイアスがフェライト・ビーズのインダクタンスに 及ぼす影響

電源ノイズを効果的にフィルタリングできるよう、フェライ ト・ビーズは定格電流の約20%のところで使用します。上の2 つの例に示したように、定格電流の20%のところで見ると、定 格6Aのフェライト・ビーズはインダクタンスが約30%に下が っています。定格3Aの方は約15%に下がっています。フェラ イト・ビーズの定格電流は、規定された温度上昇に対して耐えら れる最大電流を示したものであって、フィルタとしての動作ポイ ントを示しているわけではありません。

### AN-1368

周波数特性を見ても、DC バイアス電流によってインピーダン スが低下することがわかります。これもやはり、フェライト・ ビーズの有効性とその EMI 除去能力を低下させる原因です。フ ェライト・ビーズのインピーダンスが DC バイアス電流によっ てどう変化するかを図8と図9に示します。



図 8. DC バイアス電流を変化させたときの TDK MPZ1608S101A の



図 8 と図 9 に示すように、100 MHz での実効インピーダンスは、 定格電流のわずか 50 % を流しただけで、TDK MPZ1608S101A (100 Ω、3 A、0603) が 100 Ω から 10 Ω へ、Wurth Elektronik 742 792 510 (70 Ω、6 A、1812) が 70 Ω から 15 Ω へと激減して います。

システム設計者は、DC バイアス電流がフェライト・ビーズの インダクタンスと実効インピーダンスに及ぼす影響を十分認識 しなければなりません。このことが大きな電源電流を必要とす るアプリケーションで重要な要件となることがあるからです。 図 10 は、100 Ω、3 A 定格のフェライト・ビーズと 1 μF のコン デンサを組み合わせた回路の減衰特性(実測値)です。パラメ ータとして DC バイアス電流を変化させています。図 11 はテス ト回路モデルです。



図 10. DC バイアス電流によって変化するローパス・フィルタ (フェライト・ビーズ+コンデンサ)の特性(実測値)



図 11. テスト回路モデル

定格3Aのフェライト・ビーズにDCバイアス電流を250mA 流すと、共振周波数(カットオフ周波数)が右にずれます。そ の主な理由は、図7に示したインダクタンスの低下です。

また、このローパス・フィルタの実効減衰率は、今のほとんど のスイッチング・レギュレータの動作周波数である1MHzで15 dBも低下しています。システム設計者が、DCバイアス電流が ゼロのときのインピーダンスしか示していないデータシートに 頼り切ってしまうと、この減衰率の低下が問題を生じることが あります。したがって、フェライト・ビーズ・フィルタの有効 性を確認して正確な結果を得るには、広いDCバイアス電流範 囲にわたってインダクタンスをモデル化し、実際の動作条件で のインピーダンス特性を明らかにすることが必要です。





図 12. DC バイアスの影響を見るためのローパス・フィルタ(フェライト・ビーズ + コンデンサコンデンサ)を接続した ADP2120 のアプリケーション回路

図 12 は、強制パルス幅変調(FPWM)モードで動作する降圧レ ギュレータ ADP2120 に図 11 のフェライト・ビーズ・フィルタを 接続したアプリケーション回路です。FPWMモードで動作してい る ADP2120 は、負荷電流が変化してもスイッチング・ノイズ・ スペクトル出力は大きくは変化しません。FPWMモードの詳細に ついては、ADP2120 のデータシートを参照してください。スペ クトル出力が図 13 にプロットされており、DC バイアスがフェ ライト・ビーズの応答特性に及ぼす影響を示しています。





図 13 を見ると、フィルタ・カットオフ周波数は、負荷電流がゼ ロのときの約 180 kHz(赤の曲線)から、負荷電流が 250 mAの ときの約 370 kHz(緑の曲線)へと、右にずれています。1.2 MHz付近の基本波リップルに対する減衰率は、負荷電流がゼロ のときには 30 dBですが、負荷電流が 250 mAのときには約 18 dBに低下します。

#### LC 共振作用

フェライト・ビーズとデカップリング・コンデンサを組み合わ せると、共振ピークの生じる可能性があります。この作用は見 過ごされがちですが、システムによってはリップルとノイズを 減衰せずに増幅するので有害です。多くの場合、このピークが 生じるのは、DC/DC コンバータによく採用されるスイッチング 周波数付近です。

フェライト・ビーズのインダクタンスとQの高いデカップリン グ容量で形成されるローパス・フィルタ・ネットワークの共振 周波数がそのフェライト・ビーズのクロスオーバー周波数より も低いとピークが生じます。こうして得られるフィルタは減衰 不足になります。図14は、TDK MPZ1608S101Aのインピーダン スの周波数特性(実測値)です。不要なエネルギーを消費してく れる抵抗成分は、約20 MHz ~ 30 MHzまで大きくなりません。 この周波数より低い領域だと、フェライト・ビーズは依然として Qが非常に高くて、理想的なインダクタとして作用します。フェ ライト・ビーズを用いた典型的なフィルタの LC 共振周波数は、 0.1 MHz ~ 10 MHz の範囲になるのが普通です。300 kHz ~ 5 MHz の範囲にある典型的なスイッチング周波数の場合、フィルタの Q を下げるため、さらに減衰させる必要があります。



図 14. TDK MPZ1608S101A のインピーダンスの周波数特性 (実測値)

### AN-1368

ピークの生じる例として、フェライト・ビーズとコンデンサで構成したローパス・フィルタの S21 周波数特性を図 15 に示します。 ピークの生じているのが見て取れます。使用したフェライト・ビ ーズは、TDK MPZ1608S101A(100Ω、3A、0603)です。使用したデカップリング・コンデンサは、低ESR のセラミック・コンデ ンサである村田製作所 GRM188R71H103KA01(10 nF、X7R、 0603)です。負荷電流はマイクロアンペア程度です。









不足減衰のフェライト・ビーズ・フィルタは、フィルタ回路の Qによって違いはありますが、約 10 dB ~約 15 dB のピークを生 じる可能性があります。図 15 では、利得 が 10 dB もあるピーク が 2.5 MHz 付近に生じています。

また、1 MHz ~ 3.5 MHz には信号利得が見られます。このピー キング作用は、スイッチング・レギュレータの動作周波数帯域 に生じると問題となります。不要なスイッチング・ノイズが増 幅されるからです。そうなると、フェーズ・ロック・ループ

(PLL)、電圧制御発振器(VCO)、高分解能のADコンバー タ(ADC)のような、敏感な負荷の性能が台無しになりかねませ ん。図15に示す結果は、マイクロアンペア程度の非常に軽い負 荷で得られたものですが、必要な負荷電流がわずか数マイクロ アンペアから1mAの回路や、動作モードによっては節電手段 としてスイッチがオフになる装置では、実際的な使い方です。 ピークが生じてしまうと、不要なクロストークを生むおそれの あるノイズがシステム内に増えます。

例として、フェライト・ビーズ・フィルタを接続した ADP5071 のアプリケーション回路を図 17 に示します。図 18 には、正出 力のスペクトルのプロットを示します。スイッチング周波数は 2.4 MHz、入力電圧は9V、出力電圧は16V、負荷電流は5 mA にそれぞれ設定されています。



図 17. ローパス・フィルタ(フェライト・ビーズ + コンデンサ)を正出力に接続した ADP5071 のアプリケーション回路

### AN-1368

## アプリケーション・ノート



図 18. 負荷電流 5 mA のときの ADP5071 のスペクトル出力

フェライト・ビーズのインダクタンスと10 nFのセラミック・コ ンデンサにより、2.4 MHz付近に共振ピークが生じています。基 本波リップル周波数は減衰されずに10 dBの利得が生じています。

共振ピークに影響するその他の要因は、フェライト・ビーズ・ フィルタの直列インピーダンスと負荷インピーダンスです。図 19は、10Ωと0.1Ωの直列ソース抵抗で比較したシミュレーシ ョン結果です。ピークは、ソース抵抗の高い方が大きく下がっ て減衰しています。しかしこの方法は負荷レギュレーションが 悪化するので、実際には採用できません。直列抵抗成分によっ て電圧降下が生じるため、負荷電流が増えるとその分だけ DC電 圧が下がってしまうからです。



図 19.0.1 Ω と 10 Ω のソース抵抗で比較したシミュレーション結果



回路シミュレーション・モデル

負荷インピーダンスもピーク特性に影響を及ぼします。ピーク が最悪となるのは、負荷の軽いとき(負荷抵抗が大きくて負荷 電流が小さいとき)です。

図 21 は、ソース抵抗は同じままで負荷を 1 MΩ から 10 Ω に変え たときのシミュレーション結果です。ピークは、負荷抵抗の小さ いときの方が大きく下がって減衰しています。実際には、図 13 に示したように、DC 負荷電流が増えるとフェライト・ビーズの 性能は大きな影響を受けます。DC 電流が増えるとフェライト・ ビーズのインダクタンスが下がって共振周波数(カットオフ周 波数)に影響が出ます。



図 21.10 Ω と 1 MΩ の負荷抵抗で比較したシミュレーション結果



図 22.10 Ω と 1 MΩ の負荷抵抗で比較した 回路シミュレーション・モデル

### AN-1368

# アプリケーション・ノート

### ダンピング方法

ここでは、共振ピークを大幅に低下させるのに使える3つのダンピング方法を説明します(図23を参照)。



方法Aは、デカップリング・コンデンサの経路に抵抗を直列接 続します(図24を参照)。共振は減衰しますが、高い周波数で のバイパス効果は劣化します。



図 24. デカップリング・コンデンサに抵抗を直列接続

方法 B は、フェライト・ビーズに並列に小さな抵抗を接続しま す(図 25 を参照)。この方法でもフィルタ回路の共振は減衰し ますが、高い周波数では減衰特性が劣化します。図 26 と図 27 に、  $10 \Omega$ の並列抵抗を接続した場合と接続しない場合の、 MPZ1608S101Aのインピーダンスの周波数特性曲線を示します。 緑色の点線は、 $10 \Omega$ の抵抗を並列接続したフェライト・ビーズ 全体のインピーダンスです。フェライト・ビーズと抵抗を組み合 わせたこのインピーダンスは著しく小さく、 $10 \Omega$ 抵抗が支配的 となっています。ただし、 $10 \Omega$ の並列抵抗を接続したフェライ ト・ビーズのクロスオーバー周波数 3.8 MHz は、フェライト・ ビーズ単体でのクロスオーバー周波数 40.3 MHz に比べてはるか に低くなります。そのため、はるかに低い周波数範囲でフェラ イト・ビーズが抵抗性を示し、Q が下がって、ダンピング性能 が改善されます。



### AN-1368

アプリケーション・ノート

方法 C は、容量の大きいコンデンサ(C<sub>DAMP</sub>)にダンピング抵 抗(R<sub>DAMP</sub>)を直列接続します。多くの場合、これが最善の方法 です(図 28 を参照)。



図 28. RC デカップリング・フィルタを追加

図 23 に示すように、このコンデンサと抵抗を追加すると、フィ ルタ回路の共振が減衰するうえに、高い周波数でのバイパスの 有効性は劣化しません。この方法では、容量の大きなダンピン グ・コンデンサのおかげで、ダンピング抵抗で過度の電力が消 費されることはありません。ダンピング・コンデンサは、デカ ップリング・コンデンサを全部合わせたよりもずっと大きな容 量にしなければなりませんが、ダンピング抵抗の値は小さくて 済みます。共振周波数でのダンピング・コンデンサのインピー ダンスは、ピーキングの作用を減らせる程度にダンピング抵抗 よりも小さくなければなりません。RDAMPの値の範囲は、式3 および式4で求まります。ダンピング容量(CDAMP)とデカップ リング容量(CDECOUP)の比を16以上にすると、両方の式を満 足するダンピング抵抗の範囲が求まります。

$$R_{DAMP} \ge 2\sqrt{\frac{L_{BEAD}}{C_{DAMP}}}$$
(3)

(4)

$$R_{DAMP} \le 0.5 \sqrt{\frac{L_{BEAD}}{C_{DECOUP}}}$$

ここで

*R*<sub>DAMP</sub> はダンピング抵抗です。

*LBEAD*は、フェライト・ビーズのインダクタンス(式1)です。基 板パターンの寄生インダクタンスのような外部のインダクタンス も含みます。 *C*<sub>DAMP</sub>はダンピング容量です。 *C*<sub>DECOUP</sub>はデカップリング容量です。 図 29 は、図 17 に示したアプリケーション回路に方法 C のダン ピングを適用したときの ADP5071 の正出力のスペクトル・プロ ットです。使用した CDAMP および RDAMP はそれぞれ、1 µF のセ ラミック・コンデンサと 2 Ω のチップ抵抗です。2.4 MHz での基 本波リップルが 5 dB 減少しており、図 18 で 10 dB 増加してい るのとは対照的です。



図 29. ローパス・フィルタ(フェライト・ビーズ + コンデンサ)に 方法 C のダンピングを適用した ADP5071 のスペクトル出力

ー般に、方法 C が一番洗練された方法であり、高価な専用のダ ンピング・コンデンサを購入しなくてもセラミック・コンデン サに直列に抵抗を接続すれば実現できます。試作のとき調整で きて、不要なら取り外せる抵抗を常に用意しておくのが最も安 全な設計です。欠点は、追加部品のコストと、基板面積が余計 に必要になることです。

#### まとめ

このアプリケーション・ノートでは、フェライト・ビーズを使 用するとき考慮すべき重要事項を示しました。また、フェライ ト・ビーズの簡略回路モデルについても詳述しました。インピ ーダンスの周波数特性は、DC バイアス電流がゼロであれば、 シミュレーション結果と実測値がよく一致することがわかりま した。

DC バイアス電流がフェライト・ビーズの特性に及ぼす影響に ついても論じました。定格電流の20%よりDC バイアス電流が 大きいと、フェライト・ビーズのインダクタンスが著しく低下す るおそれがあることを示しました。そうした電流は、フェライ ト・ビーズの実効インピーダンスを下げて EMI フィルタリング 能力を劣化させるおそれもあります。DC バイアス電流の流れ る電源ラインにフェライト・ビーズを使用するときは、その DC バイアス電流がフェライト材を飽和させてインダクタンス を大きく変化させることがないようにする必要があります。

フェライト・ビーズは誘導性なので、Qの高いデカップリン グ・コンデンサと組み合わせるときは注意が必要です。不要な 共振が回路に発生して、益するどころか害をなすことがありま す。しかし、このアプリケーション・ノートで提案したダンピ ング方法は、容量の大きなデカップリング・コンデンサとダン ピング抵抗を直列接続して負荷の両端に使用し、不要な共振を 防止することにより、簡単なソリューションを与えます。フェ ライト・ビーズを正しく利用すれば、効果的かつ安価に、高周 波ノイズとスイッチング・トランジェントを減らせます。

#### 参考資料

- AN 583 Application Note Designing Power Isolation Filters with Ferrite Beads for Altera FPGAs (アプリケーション・ノート AN 583 アルテラ FPGA によるフェライト・ビーズの電源分離フ ィルタのデザイン), Altera Corporation, 2009.
- Applications Manual for Power Supply Noise Suppression and Decoupling for Digital ICs (デジタル IC の電源ノイズ対策・デカップリン グ Application Manual),村田製作所, 2010.
- Burket, Chris. All Ferrite Beads Are Not Created Equal Understanding the Importance of Ferrite Bead Material Behavior. TDK Corporation, 2011.
- Fancher, David B. ILB, ILBB Ferrite Beads: Electro-Magnetic Interference and Electro-Magnetic Compatibility (EMI/EMC). Vishay Dale, 1999.
- Hill, Lee and Rick Meadors. Steward EMI Suppression Technical Presentation. Steward.
- Kundert, Ken. Power Supply Noise Reduction. Designer's Guide Consulting, Inc., 2004.
- Solving Electromagnetic Interference (EMI) with Ferrites, Fair-Rite Products Corp.
- Weir, Steve. PDN Application of Ferrite Beads. IPBLOX, LLC, 2011

©2015 Analog Devices, Inc. All rights reserved. 商標および登録商標は、それぞれの所有者の財産です。