

### スイッチド・キャパシタ ADC の周波数領域応答

by Rob Reeder

### はじめに

スイッチド・キャバシタ入力段の無バッファ・アナログ・デ ジタル・コンバータ (ADC)の周波数応答を知ることは、これ らのタイプのパイプライン ADC とのインターフェース回路 を設計する方法を理解する上で重要な第一歩です。アクテブ、 パッシブ、DC カップルド、又は AC カップルドなどのどの 高周波数インターフェースであろうとも、それを設計する前 に、ADC の特性入力インピーダンスが決定されなければなり ません。

このアプリケーション・ノートでは高周波数範囲にわたる入 力応答について、より理解が得られるように、ネットワー ク・アナライザを使って得た測定値を利用した方法を説明し ます。

この方法によって、スイッチド・キャパシタ入力の無バッファ・コンバータに対するより効果的なインターフェースを設計することができます。すべての測定とモデルの計算は、32 ピン・チップスケール・パッケージ(CSP)の AD9236を使用して行いました。

コンバータに内蔵しているサンプル&ホールド・アンプ回路 (SHA)は、主に入力スイッチ、入力サンプリング・コンデ ンサ、サンプリング・スイッチ、アンプで構成されています。 図図1に示すように、入力スイッチは、ドライバ回路と入力 コンデンサとをインターフェースします。入力スイッチが ON(トラック・モード)の時は、ドライバ回路は、入力コ ンデンサを駆動します。このモードの終わりに、入力信号が 入力コンデンサにサンプリング(取得)されます。入力スイ ッチがOFF(ホールド・モード)の時、ドライバ回路は、入 力コンデンサから絶縁されます。コンバータのトラック・モ ードの期間とホールド・モード期間はほぼ同じです。

無バッファ(スイッチド・キャパシタ)コンバータのインタ ーフェース問題は2つ面として現れます — 周波数領域応 答(このアプリケーションノートで説明します)と時間領域 応答。最初の問題は、SHAのトラック・モード時の入力イン ピーダンスがSHAのホールド・モード時の入力インピーダ ンスとは違うことです。この事により、高IF設計のフロン ト・エンド回路をコンバータの入力に正確にインピーダン ス・マッチングさせるのが難しくなります。 コンバータはトラック・モード時のみに入力信号をサンプリ ングするので、入力インピーダンスは、このモードでマッチ ングしていなければなりません。入力インピーダンスの周波 数依存性は主にサンプリング・コンデンサと信号経路の寄生 キャパシタンスの大きさによって決まります。正確なインピ ーダンス・マッチングを行うのに、入力インピーダンスの周 波数依存性についての特性を知る事は大いに助けになります。 AD9236 から得られた測定結果は、広範囲の入力周波数にわ たっての入力インピーダンスの 特性を説明します。 このアプリケーション・ノートのセクション"例"でトラッ ク・モード時のコンバータとの入力インターフェースを決め る方法を示します。

2番目の問題は、時間領域にありますが、内部スイッチド・ キャパシタ入力回路からの"キックバック"がドライバ回路に 現れる事です。この問題は、コンバータが1つのモードから 他のモードに切り替わり、一つ前のサンプルから現在のサン プルへ入力コンデンサが充電される時に起こります。従って コンバータ入力で起こる電流グリッチは3つの要因によって 変わります: 一つ前と現在のサンプルの電圧差、入力サン プリング・コンデンサの値、 信号経路の全抵抗の合計(こ れは信号経路のスイッチの ON 抵抗と信号経路の直列抵抗か ら成りたちます。)

アナログ入力ピンに現れる電流グリッジの時間領域での例を 図 2、図 3 に示します。図 4 は回路全体の電流グリッジの周 波数領域での内容ですが、この場合、トランス結合回路の一 次側での測定です。

例えドライバ回路が直線的な応答特性であっても、電流グリッジの非直線的な部分が入力サンプル信号を壊すならば、その結果サンプリングされた信号は歪みます。それ故、コンバータの特性を維持するために、電流グリッジが半クロックサイクル内に収まるように、入力回路(すなわちトランス、アンプドライバ)を設計することが重要です。

アナログ・デパイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいは利用によって 生じる第三者の特許やその他の権利の優害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示 的または確示的に許諾するものでもありません。仕様は、予告なく変更される場合があります。本紙記載の商標および登録商標は、各社の所有に属 します。 日本語資料は REVISION が古い場合があります。最新の内容については、英語版をご参照ください。

©2010 Analog Devices, Inc. All rights reserved.



本 社/〒105-6891 東京都港区海岸 1-16-1 ニューピア竹芝サウスタワービル 電話 03 (5402) 8200 大阪営業所/〒532-0003 大阪府大阪市淀川区宮原 3-5-36 新大阪トラストタワー 電話 06 (6350) 6868 Rev. B | Page 1 of 8

# 目次

| はじめに | 1 |
|------|---|
| 方法   | 4 |
| 測定   | 4 |
| 結果   | 5 |
|      |   |

| 列             | 6 |
|---------------|---|
| 結論            | 6 |
| コンバータ S パラメータ | 6 |
| 参考資料          | 7 |

# Application Note



図1無バッファ・コンバータ入力段基本回路



図2アナログ入力ピンでのシングル・エンド時間領域測定



図3アナログ入力ピンでの差動 (+AIN 又は –AIN)時間領域測定



### 方法

コンバータの周波数応答を理解するために、AD9236の内部 入力回路を、ネットワーク・アナライザを使用して正確に測 定しました。入力パターンを短く保ち、基板の寄生容量をで きるだけ小さくするために、AD9236の評価ボードを特別に 再設計しました。評価ボードは、公称電源電圧でバイアスし、 1MSPSのクロックは印加しました。

図 5a にトラック・モード時に、ネットワーク・アナライザ がサンプリングを確実に行うようにしたタイミング設定を示 します。コンバータの入力のセトリングする時間とネットワ ーク・アナライザの取り込み遅延に時間的余裕をもたすため に、クロックのデューティ・サイクルを 90%に設定しました。 図 5b で示すように、ホールド・モード時の測定にも、クロ ックが反転されている事以外は、同じ設定を用いました。





測定セットアップを図6に示します。ネットワーク・アナラ イザは、300 kHz~1 GHzの周波数範囲で1601 ポイントを取 りこむように設定されています。評価ボードとネットワー ク・アナライザの外部トリガに同時にストロープするために、 2 チャネル・パルス発生器をマッチング・ケーブルと共に使 用しました。

電源を接続して、コンバータを適切にバイアスし、各アナロ グ入力に+1.5 V (AVDD/2)共通電圧を供給しました。

測定は、評価ボードと、そしてエラー・ボードで行われました。 エラー・ボードは評価ボードの一部で、AC 結合容量から見 て評価ボードと同じ配線寄生容量になっており、又アナログ 入力のコモン・モード電圧を生成するための2つのコモン・ モード分割抵抗が接続されています。エラー・ボードのデー タは、これらのソースから生ずるエラーを除去するために使 用されますが、こればあることで、ADC の入力回路を切り離 して測定することができます。(式1を参照)

Evaluation Board (parasitics + AD9236) – Error Board (parasitics) = Evaluation Board (AD9236) (1)

### 計測

測定は、シングル・エンド形式です。しかしネットワーク・ア ナライザの能力は限られているので、これらの測定値をシング ル・エンドから差動に変換するのに一般的に知られている方法 を利用します。次の式は、ネットワーク・アナライザから得 られる LogMag 散乱パラメータ(Sパラメータ)S11、SS12、 21、および S22を使って、シングル・エンドの測定値を差動 に変換します。



図6コンバータの入力インピーダンス測定回路

$$\Gamma_{S} = \frac{(2 \times S1 \ 1 - S2 \ 1)(1 - S2 \ 2 - S1 \ 2) + (1 - S1 \ 1 - S2 \ 1)(1 + S2 \ 2 - 2 \times S1 \ 2)}{(2 - S2 \ 1)(1 - S2 \ - S1 \ 2) + (1 - S1 \ 1 - S2 \ 1)(1 + S2 \ 2)}$$

(2)

差動インピーダンス ZDIFF は、式2をさらに一歩進めること により式3のように導きだすことができます。 これは直列タ イプの測定から等価並列の実数と虚数インピーダンス (Z<sub>DIFF</sub>) 回路を生成します。

$$Z_{\text{DIFF}} = 50 \times [(1 + \tau)/(1 - \tau)] = R \pm jX$$
(3)

Agilent Technologies のシミュレーションソフトウエアパッケ ージ Advanced design system (ADS) を使用して、データを ネットワーク・アナライザからエクスポートし、差動に変換 し、そしてコモン・モード成分誤差を減算します。(図8参 照)





#### 結果

この計算の結果はトラックとホールド両方のモード共に実数 要素と虚数要素を示しています。図8の左側に実数部分の値 をオームで表しています。図8の右側に虚数又は容量部分の 値を pF で表しています。

トラック・モード(低周波数にて)では実数部分は非常に高 いインピーダンス (200 MHz で約 700Ω に安定)のように見 えます。図1のコンバータ入力段基本回路に戻って考えてみ ると、トラック・モードでは入力インピーダンスはおおよそ トランジスタの直並列組み合わせの抵抗等価分に等しい事が わかります。 虚数部分は 200 MHz で 4pF から始まり、1 GHz で 1.5pF までロールオフしています。これらの値は推定 可能です。なぜならトラック・モード時の入力段はトランジ スタ寄生容量の直列並列の組み合わせの合計だからです。ホ ールド・モードではインピーダンスの実数部分はトラック・ モード時より高くて、1GHz で約 570Ω 程度に下がっていま

INPUT

Z = 50Ω

す。しかし虚数部分は全測定範囲に渡ってトラック・モード の時に比べ、急に 1pF 又はそれ以下(これは ESD ダイオー ドやパッケージの寄生容量から来るものと予想されます)に 落ちていますが、これは入力構造が基本的には(図1に示す ように)開回路のように見えることによります。

図9は図8の利用可能なインピーダンス・マッチング範囲に ついて拡大したグラフです。



ANALOG INPUT FREQUENCY (MHz)

501

図9差動入力インピーダンス対アナログ入力周波数(拡大) AV<sub>DD</sub> 10kΩ 1:1 Z RATIO 33Ω<sup>2</sup> +AIN ANALOG O AD9236-80 150nH 105Ω 2pF<sup>1</sup> 1.57kΩ 4.1pF ADC INTERNAL 150nH INPUT Z AT 120MHz  $\uparrow$ 33Ω<sup>2</sup> -AIN Γ 0.1µF 10kΩ

<sup>2</sup>SEE SUGGESTED DATA SHEET VALVE.



<sup>1</sup>2pF IS OPTIONAL

図 10 インピーダンス・マッチング例

### 例

このセクションでは測定結果をもとに、トランス結合入力を 使ってどのように AD9236 とインターフェースするかの一例 を示します。アナログ入力周波数が 120 MHz の時、AD9236 はトラック・モード時、1.57kΩ 差動抵抗 + 4.1pF キャパシタ ンスのように見えます。入力インピーダンスを 50Ω に設計す るとした場合の一例を図 10 のように表すことができます。 スイッチド・キャパシタ ADC の入力インターフェース回路 を設計する際に、図 10 の回路構成を使用する事により得ら れる他の利点は、差動入力端子がマッチングしているので、 歪み積を低く保てる事と、スイッチング過度電圧に対して同 相電圧除去(2つの 33Ω 直列抵抗に注目)が高い事です。 さらに、キャパシタンスの値は個々のアプリケーションで要 求される帯域の量に基づいて決められます。この例では、コ ンバータによって発生する任意の広帯域折り返しノイズを低 減するために 2pF を選びました。

重要な事は高い中間周波数(IFs)で設計する時は入力ができる だけ実数に見えるように設計することです。入力は容量性イ ンピーダンスに支配されているので、目標はマッチングさせ るための誘導性項を見つけて、虚数インピーダンスをキャン セルする事です。

この作業を完遂するのに関係する複雑な項を使った数学を次 に示します:

 $X_{C1} = \frac{1}{2\pi 120M4.1p} = -j323\Omega, X_{C2} = \frac{1}{2\pi 120M2p} = -j663\Omega$ 

 $(1.57 \text{ k} - \text{j0}) \parallel (0 - \text{j323 } \Omega) = (64 - \text{j310}) \Omega$ 

 $(64 - j310) \parallel (0 + j663) = (29.5 - j213.33) \Omega$ 

 $X_L = 213 \Omega$ にセットして 120 MHz での "L"を求めます; これは 283 nH に等しくなります。

ここで"L"が求められたので、それをそれぞれ等しい値に 分割し図 10 に示すようにトランスの2次側の抵抗 33Ω と直 列に接続します。ここで 33Ω の値は設計に使用されるコンバ ータに依存する事に注意してください。最適のスプリアス特 性を得るためには、製品データシートで推奨している値を参 照してください。

すべての部品を一緒に加えて、その結果得られるトランスの 2次側から見たインピーダンスを求めます。思い出してくだ さい、Lを追加し、容量性項をキャンセルして入力がおおよ そ実数に見えるようにします。

 $(29.5 - j213.33) + (66 + j213.33) = 95.5 \Omega$ 

トランスのインピーダンス比は 1:1 です。従って 95 $\Omega$  はトランスの一次側から見たインピーダンスで、105 $\Omega$  抵抗が並列に接続されます。これら 2 つの抵抗の並列は 50 $\Omega$  終端抵抗になります、95 || 105 = 50  $\Omega$ 。

この例が示すように、コンバータ入力のSパラメータを使え ば、前段のフィルタ又はアンプの負荷終端インピーダンスの ためのより適した推定値を定めることができます。これは通 過帯域のゲインとロールオフの変動をもたらす負荷ミスマッ チを最小限に抑えます。結局、コンバータの想定された特性 を劣化させるノイズや歪を生じさせるのはこれらのタイプの 変動です。 特定のフィルタの応答の誇張した例を図 11 に示します。負 荷終端が変化すると、フィルタの周波数応答が変化すること に注意してください。この簡単なイラストから、適切な補償 なしに入力段インターフェースの設計をすると、どのような 事が生じるかということについての感じをつかめます。



図 11 負荷変動に対するフィルタ応答のイラスト

#### 結論

このアプリケーション・ノートで無バッファ、スイッチド・ キャパシタ、パイプライン・コンバータの内部入力段につい て、いくつかの背景をご説明しました。このタイプのコンバ ータを高い IF 周波数 (>70 MHz)で使用する時の入力インタ ーフェースのやり方の例とともに、変動するトラック&ホー ルド回路の入力インピーダンスを測定する方法も紹介しまし た。IF 周波数帯域の中心周波数でトラック・モード時にイン ピーダンスをマッチングさせ、回路設計することを思い出し てください。

コンバータを 70 MHz か、それ以下(ベースバンド)で使用 する時は、単純なローパスフィルタで十分です。無バッフ ァ・コンバータ使用の時、低周波数では最適な特性を得るた めに入力段インターフェースをマッチングさせることは、そ れほど重要ではありません。

ここで紹介したデータと例は CSP パッケージの AD9236 に 特定したものですが、スイッチド・キャパシタ ADC ファミ リの一般的な動作を説明しています。他の無バッファ、スイ ッチド・キャパシタ製品には、AD9204/AD9212/AD9215/ AD9219/AD9222/AD9228/AD9233/AD9235/AD9236/AD9237/ AD9238/AD9244/AD9245/AD9246/AD9248/AD9251/AD9252/ AD9258/ AD9268/ AD9287.があります。

### コンバータのSパラメータ

Sパラメータ データは www.analog.com から取得できます。 直列、並列両方の実数、虚数データ値の両方を含むスプレッド シートをダウンロードするには、AD9236 製品ページのような 製品ページをご覧ください。これらの値は表形式になっており、 周波数に対してグラフ化されています。たとえ上のリストにな くても将来予定されている製品もアナログ・デバイセズ社 web サイトにリストアップされています。他のスイッチド・キャ パシタ ADC ファミリについては、将来検討している製品、 製品リリースを確認するためにアナログ・デバイセズ web サ イトをチェックしてください。

# Application Note

### 参考資料

AD9236  $\vec{\tau} - \not{P} \not{>} - \not{>}_{\circ}$  Analog Devices, Inc. (June).Norwood, MA. www.analog.com<sub>o</sub> Advanced Design System (ADS) Software.2003。 Agilent Technologies.Santa Clara, CA<sub>o</sub> ENA Series RF Network Analyzers User's Guide。 Agilent Technologies.Santa Clara, CA<sub>o</sub> HP 8753C Network Analyzer Reference。 Agilent Technologies.Santa Clara, CA<sub>o</sub> Kester, Walt, ed. Analog-Digital Conversion。 Analog Devices, Inc., 2004.ISBN 0-916550。

# NOTE