

# 收发器使用外部本振: 降低相位噪声. 获得更强射频性能

技术总监. Peter Delos

## 摘要

软件定义无线电是当今业界的主要话题之一。射频(RF)收 发器在单芯片集成电路中(IC)中提供了完整的无线电解决方 案、推动了软件定义无线电的领域的发展。ADI公司的收发 器产品线推出了这类强大的芯片, 正快速应用于许多通过 软件控制的无线电设计中。但是如何获得较低的相位噪声 仍是使用这些器件需要探索的领域之一。本文评估这些高 度集成的射频集成电路(RFIC)的相位噪声性能, 重点评估提 供外部频率时的情况。

使用外部本振(LO)时对ADI公司ADRV9009收发器进行测量表 明, 当使用低噪声L0时, 可显著改善相位噪声。从相位噪 声贡献角度来分析收发器架构。通过一系列测量, 残余或 加性相位噪声被提取为在DAC输出编程的频率的函数。利用 该噪声贡献以及LO和参考电压输入频率的相位噪声, 可估 计出发射输出的总相位噪声。将这些估计值与测得的结果 进行比较。

## 简介/动机

相位噪声是无线电设计中表征信号质量的重要指标之一。在架 构定义阶段需要进行大量工作,确保以经济的方式满足相位噪 声需求。

通过分析ADRV9009收发器的测量结果, 其噪声性能结果却决于 所选架构,不同架构结果差异较大。使用内部LO功能时,相位 噪声由IC内部的锁相环(PLL)和压控振荡器(VCO)决定。内部LO在设 计上能满足大多数通信应用的需求。对于需要改进相位噪声的 应用,将低相位噪声源作为外部LO时,可显著改进相位噪声。



图1. ADRV9009收发器相位噪声测量。使用内部LO时,相位噪声受到IC内 部PLL/VCO的限制。如果使用低相位噪声外部LO, 可显著改进相位噪声。

如图1所示, ADRV9009收发器在10 kHz至100 kHz频段相位噪声改 善超过40 dB。以上测量的条件为:对于内部L0测量,L0频率设 置为2.6 GHz, DAC输出为8 MHz。对于外部LO测量, Rohde & Schwarz SMA100B用作L0源。由于外部L0信号需要经过ADRV9009的内部分 频器,因此为获得2.6 GHz的LO频率,信号源设置为5.2 GHz。使 用Holzworth HA7402相位噪声分析仪进行相位噪声的测量。

## ADRV9009收发器

ADRV9009是ADI收发器产品线的新产品。收发器架构如图2所 示。该芯片使用直接变频架构,将发射和接收双通道收发链路 集成在单芯片中。其中包含正交校正、直流失调和LO泄漏校正 等数字处理算法,这些算法保证了直接变频架构的性能。收发 器提供了射频 (RF) 与数字之间转换的完整功能。支持高达6 GHz的RF频率、JESD204B接口则为基于ASIC或FPGA的处理器提供 高速数据接口。











图2. ADRV9009收发器功能框图。



图3. 直接上变频功能框图和关联相位噪声贡献因素。

无线电与外部输入的参考频率同步。转换器时钟、LO和数字时钟的PLL均会与参考时钟锁相。通过外部LO的配置可以绕过内部LO PLL。LO路径的PLL或外部LO输入与混频器端口之间有一个分频器,用于生成直接变频架构所需的正交LO信号。转换器时钟和LO会直接影响相位噪声,在评估相位噪声贡献因素时我们会对此进行进一步讨论。

## 检查相位噪声贡献因素

发射的相位噪声由多个因素组成。图3阐明了使用直接变频波形 发生器架构的简单功能框图以及主要相位噪声因素。

在仔细分析收发器相位噪声之前,需要回顾几个基本原则:

- <sup>1</sup> 在倍频器或分频器中,相位噪声的比例为20logN,其中N是输入输出频率比。
- <sup>2</sup> 这比例也适用于直接数字频率合成器(DDS), 其中时钟噪声贡献与DDS输出频率的比例为20loqN。
- <sup>3</sup> 要考虑的第二个方面是PLL中的相位噪声传递函数,注入PLL的 基准频率将作为频率比例函数(类似于倍频器)按比例分配

到输出,但会受环路带宽(BW)和所选的环路滤波器所形成的低通滤波器影响。

将这些原则应用于收发器,可检查各种噪声因素的贡献。注入收发器的频率有两种,即LO频率和基准频率。LO频率直接影响相位噪声输出,但在用于创建混频器正交LO信号的内部分频器中减少了6 dB。基准频率贡献由几个因素决定。它用于在时钟PLL中创建DAC时钟。时钟输出上由于基准频率而产生的噪声将与PLL的噪声传递函数成比例。然后,这种噪声贡献再次与DAC时钟与DAC输出频率比成比例。这种效果可以简化为基准频率和DAC输出频率的比例,并受PLL BW低通传递函数影响。

接下来,考虑收发器相位噪声贡献。在发射路径中,所有电路元件都会产生残余噪声,另一个噪声贡献是DAC输出的加性噪声,它随DAC输出频率而变化。这可以总结为两个残余相位噪声术语:频率相关噪声贡献和频率无关噪声贡献。频率相关噪声与DAC输出频率的比例为20logN。频率无关噪声是固定的,将作为收发器的相位噪底。



图4.用于提取可变相位噪声贡献因素的相位噪声测量。



图5. 用于相位噪声测量的测试设置。

为了提取IC残余噪声贡献作为频率相关贡献因素和频率无关贡献因素的函数进行了一系列相位噪声测量,如图4所示。

用于相位噪声测量的测试设置如图5所示。对于收发器L0和基准频率输入,分别使用了Rohde & Schwarz SMA100B和100 A。Holzworth HA7402C用作相位噪声测试设置。对于绝对相位噪声测量,将收发器的发射输出注入测试设置。对于残余相位噪声测量,需要三个收发器,并且将额外的收发器作为测试设置中混频器的L0端口,可从测量中去除基准频率和L0频率的噪声贡献。



图6. 收发器残余相位噪声贡献。这些曲线是从图4的实测数据中提取出来的。

通过评估图4的实测数据,从收发器IC中提取了频率相关和频率 无关相位噪声贡献因素。估计值如图6所示。估计值来自于对实 测数据的拟合结果以及在偏移频率大于1 MHz时对相位噪底应用 的阈值设置。

## 绝对相位噪声测量和预测

如前所述通过评估不同相位噪声贡献,基于DAC输出频率以及用于参考和本振的振荡源,相位噪声可以通过计算预测。实测和预测结果如图7所示。

贡献可通过下式计算:

- ▶ L0相位噪声贡献:使用了图4测得的L0相位噪声,并将其降低了6 dB,以对应收发器内部的分频器。
- ▶ 参考相位噪声贡献:以图4的实测参考噪声作为起始点。 收发器中的时钟PLL具有几百kHz的环路带宽,因此采用具 有类似环路带宽的二阶低通滤波器来抑制参考噪声。然后 将噪声按DAC输出频率与基准频率比的20log进行缩减。
- IC贡献,使用了图6的曲线。

测量结果与预测结果非常接近,图表显示了哪些贡献因素控制不同的偏移频率。在低于5 kHz左右的偏移频率下,第一个LO占

主导地位。在高于1 MHz左右的偏移频率下,IC残余噪声占主导地位。在10 kHz左右至500 kHz左右的中等偏移频率下,DAC输出频率成为一个因素。在较高的DAC输出频率下,IC频率相关噪声占主导地位。降低DAC输出频率时,IC贡献减至L0频率主导性能的那个点。

## 外部LO考虑因素

探索外部L0用法的设计有一些因素值得注意。有两点可能有所限制.

- ▶ 使用内部分频器时,启动或切换外部L0时存在相位模糊。 内部L0包含RF相位同步功能,这是外部L0尚不具备的。
- 当外部LO跳频时,QEC算法存在一个建立时间,该时间可能在频率变化后的瞬间以杂散方式影响图像。

这两项都导致了多通道系统跨越大于收发器瞬时带宽工作的复杂性。未来的收发器可能会克服这些限制,但在撰写本文之际,当ADRV9009与外部LO一起使用时,这些复杂性依然存在。

尽管存在这些复杂性,仍有许多应用可以利用外部L0改进相位 噪声。其中包括具有不太严格的动态跳频要求的任何单通道或 低通道系统,或任何具有固定L0频率的多通道系统。



图7.外部LO的测量相位噪声与预测相位噪声的对比。对于26 GHz的收发器中心频率,LO设置为5.2 GHz。DAC输出频率从12.5 MHz到100 MHz不等。结果是可预测的,并表明这种分析方法可以推广到额外的频率。

#### 4 收发器使用外部本振:降低相位噪声,获得更强射频性能

如窄带相控阵这种特殊应用使用外部L0可以获得更好的相位噪声性能。在该应用中,使用收发器作为通用波形发生器和接收器是切实可行的,它可以支持各种工作频率,然后在实际运行或最终的L0实现中选择特定的频段。

对于工作频带在收发器瞬时带宽内的相控阵系统,外部L0可以是单一频率,在这种情况下,使用外部L0结构来构建相控阵是一个非常实用的选择。在评估系统相位噪声时,可以选择一个噪声远远小于L0的参考频率信号。如果将一个公共L0分布到多个收发器,当系统中收发器数量增加时,来自lC的噪声贡献将降低,直到系统噪声主要来自于外部L0。该结论简化了系统工程噪声分析。由于噪声主要由公共L0控制,工程工作可以集中在中央L0设计的性能/价格权衡上。

#### 总结

现在有一种方法是利用外部LO来预测ADRV9009收发器相位噪声。该方法允许利用DAC输出频率的函数方程来跟踪参考振荡器、LO源和收发器的贡献。测量结果与预测结果非常吻合,表明该方法也可用于分析使用其他参考源是收发器的性能。这种方法也很普遍,可以用于任何波形发生器的设计中。

在努力创建低相位噪声LO源时,使用外部LO测得的相位噪声性能有明显的优势。我们的目的是在评估架构选项时为系统设计人员提供一系列选项。对于使用收发器外部LO输入的低相位噪声应用中,该描述为在各种条件下评估系统级相位噪声奠定了基础。

在评估系统相位噪声时,可以选择噪声贡献远远小于L0的参考频率源。如果将一个公共L0分布到多个收发器,当系统中收发器数量增加时,来自lC的噪声贡献将降低,直到系统噪声主要来自于外部L0。该结论简化了系统工程噪声分析。由于噪声主要由公共L0控制,工程工作可以集中在中央L0设计的性能/价格权衡上。

在努力创建低相位噪声L0源时,使用外部L0测得的相位噪声性能有明显的优势。我们的目的是在评估架构选项时为系统设计人员提供一系列选项。对于使用收发器外部L0输入的低相位噪声应用中,该描述为在各种条件下评估系统级相位噪声奠定了基础。

## 参考文献

- <sup>1</sup> Peter Delos。"宽带RF接收器架构选项综述。" ADI公司, 2017 年2月。
- <sup>2</sup> "简化频率合成器的有源倍频器和分频器。" *Microwave Journal*, 2007年6月。
- <sup>3</sup> Peter Delos。"锁相环噪声传递函数。" High Frequency Electronics, 2016年1月。

Breitbarth、Jason。 "相位噪声分析的交叉相关。" *Microwave Journal*, 2011年2月。

Breitbarth、Jason和Joe Koebal。"放大器、分频器和倍频器的加性(残余)相位噪声测量。" Microwave Journal, 2008年。

"HA7402C相位噪声分析仪引擎。" Holzworth Instrumentation, Inc., 2018年6月。

Walls, Warren F., "交叉相关相位噪声测量", 1992 IEEE频率控制专题研讨会文集, 1992年5月。

## 作者简介

Peter Delos是ADI公司航空航天和防务部门的技术主管,在美国北卡罗莱纳州格林斯博罗工作。他于1990年获得美国弗吉尼亚理工大学电气工程学士学位,并于2004年获得美国新泽西理工学院电气工程硕士学位。Peter拥有超过25年的行业经验。其职业生涯的大部分时间花在高级RF/模拟系统的架构、PWB和IC设计上。他目前专注于面向相控阵应用的高性能接收器、波形发生器和频率合成器设计的小型化工作。联系方式:peter.delos@analog.com。

## 在线支持社区

## **► ADI Engineer**Zone™

访问ADI在线支持社区, 中文技术论坛 与ADI技术专家互动。提出您的 棘手设计问题、浏览常见问题 解答,或参与讨论。

请访问ez.analog.com/cn



如需了解区域总部、销售和分销商,或联系客户服务和 技术支持,请访问analog.com/cn/contact。

向我们的ADI技术专家提出棘手问题、浏览常见问题解答,或参与EngineerZone在线支持社区讨论。 请访问ezanalog.com/cn。 ©2019 Analog Devices, Inc. 保留所有权利。 商标和注册商标属各自所有人所有。

"超越一切可能"是ADI公司的商标。

