ADN2855
製造中バースト-モード・クロックおよびデータ・リカバリIC、マルチレート155Mbps/622Mbps/1244Mbps/1250Mbps、デシリアライザ内蔵
- 製品モデル
- 2
- 1Ku当たりの価格
- 価格は未定
製品の詳細
- シリアル・データ入力
- 155.52Mbps/622.08Mbps/1244.16Mbps/1250.00Mbps
- 12ビット・アクイジション時間
- 4ビットのパラレルLVDS出力インターフェース
- 特許収得済みのデュアル・ループ・クロック・リカバリ・アーキテクチャ
- PRBS発生器内蔵
- バイト・レートのリファレンス・クロック
- 非ロック状態の表示
- FPGA互換のダブル・データ・レート(DDR)をサポート
- オプション機能をアクセスするI2Cインターフェース
- 単電源動作3.3 V
- 消費電力:
- 670mW(typ) シリアル出力モード
- 825mW(typ) デシリアライザー・モード
- 5mm×5mmの32ピンLFCSPを採用
ADN2855は、バーストモード・クロックとデータ・リカバリICで、GPON/BPON/GEPONオプティカル・ライン・ターミナル(OLT)レシーバ・アプリケーション向けに設計されています。この製品は、I2Cインターフェースを介して選択可能な、155.52Mbps、622.08Mbps、1244.16Mbps、1250.00Mbpsのデータ・レートで動作します。
ADN2855の周波数はOLTリファレンス・クロックにロックされ、前置きのスタート12ビット以内で入力データに調整されます。この製品は、FPGAやデジタルASICとのダブル・データ・レート(DDR)インターフェースをはかるため、フルレートあるいはオプションのハーフレート出力クロックを提供します。
特に指定のない限り、すべての仕様は–40℃~+85℃の周囲温度で保障されます。ADN2855は、小型の32ピン・チップ・スケール・パッケージ(5mm×5mm)を採用しています。
アプリケーション
ドキュメント
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
ADN2855ACPZ | 32-Lead LFCSP (5mm x 5mm w/ EP) | ||
ADN2855ACPZ-R7 | 32-Lead LFCSP (5mm x 5mm w/ EP) |
製品モデル | 製品ライフサイクル | PCN |
---|---|---|
該当なし | ||
10 21, 2016 - 16_0229 Assembly Transfer of Select LFCSP Products to ASE Korea |
||
ADN2855ACPZ | 製造中 | |
ADN2855ACPZ-R7 | 製造中 | |
5 11, 2014 - 13_0231 Assembly Transfer of Select 4x4 and 5x5mm LFCSP Products to STATS ChipPAC China. |
||
ADN2855ACPZ | 製造中 | |
ADN2855ACPZ-R7 | 製造中 | |
7 16, 2012 - 11_0020 Conversion of Select Sizes of LFCSP Package Outlines from Punch to Sawn and Transfer of Assembly Site to StatsChippac Malaysia. |
||
ADN2855ACPZ | 製造中 | |
ADN2855ACPZ-R7 | 製造中 | |
2 15, 2010 - 07_0061 LFCSP Package Manufacturing Line Transfer from Amkor Korea to Amkor PRC |
||
ADN2855ACPZ | 製造中 | |
ADN2855ACPZ-R7 | 製造中 |
これは最新改訂バージョンのデータシートです。
評価用キット
最新のディスカッション
ADN2855に関するディスカッションはまだありません。意見を投稿しますか?
EngineerZoneでディスカッションを始める