AD9531

推荐新设计使用

3通道时钟发生器,24路输出

产品模型
2
产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

产品详情

  • 3个全集成式PLL/VCO内核(PLL1、PLL2和PLL3)
  • 抖动性能: 0.462 ps rms(PLL1典型值)、小数N分频模式、12 kHz至20 MHz带宽
  • 每个PLL都有参考丢失和锁定检测
  • 引脚可配置的常见频率转换
  • 上电时所有输出自动同步
  • 手动输出同步能力
  • 提供88引脚LFCSP封装
  • PLL1详情
    • 小数N/整数N分频模式
    • 可选外部VCXO
  • PLL2详情
    • 小数N分频模式(1个参考时钟输入
    • 输入格式: 差分/单端/晶振
  • PLL3详情
    • 小数N分频模式(1个参考时钟输入)
    • 频率范围: 9.5 MHz至100 MHz
  • 欲了解更多特性,请参考数据手册
AD9531

3通道时钟发生器,24路输出

AD9531 Functional Block Diagram AD9531 Pin Configuration
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

了解更多
添加至 myAnalog

Add media to the Resources section of myAnalog, to an existing project or to a new project.

创建新项目

最新评论

需要发起讨论吗? 没有关于 AD9531的相关讨论?是否需要发起讨论?

在论坛上发起讨论

近期浏览